02由线 由卡诺图 得逻辑表达式LABB

2018-09-18

  02由线 由卡诺图 得逻辑表达式LABBCAC 用摩根定理将与或化为与非表达式LABBCACABBCAC 由已知函数的与非与非表达式画出逻辑图第三章习题3 1MOS逻辑门电路3 1所列的三种逻辑门电路的技术参数试选择一种最合适工作在高噪声环境下的门电路。表题3

  02由线 由卡诺图 得逻辑表达式LABBCAC 用摩根定理将与或化为与非表达式LABBCACABBCAC 由已知函数的与非与非表达式画出逻辑图第三章习题3 1MOS逻辑门电路3 1所列的三种逻辑门电路的技术参数试选择一种最合适工作在高噪声环境下的门电路。表题3 1逻辑门电路的技术参数表min OHVVVOL max minIHVV max ILVV逻辑门A2 40 420 8逻辑门B3 50 22 50 6逻辑门C4 20 23 20 1所示逻辑门的参数以及式 计算出逻辑门A的高电平和低电平噪声容限分别为NHAV 4Vmin OHV min IHV max NLAV 8V—04V 4Vmax ILV max OLV同理分别求出逻辑门B和C的噪声容限分别为 NHBV 1VNLBV 4VNHCV1VNLCV 6V电路的噪声容限愈大其抗干扰能力愈强 综合考虑选择逻辑门C3 3所列的三种门电路的技术参数计算出它们的延时 功耗积 并确定哪一种逻辑门性能最好表题3 3逻辑门电路的技术参数表pLHtn pHLtn DPmW逻辑门A11 216逻辑门B568逻辑门C10101解 延时 功耗积为传输延长时间与功耗的乘积 即DP tpdPD根据上式可以计算出各逻辑门的延时 功耗分别为ADP 2PLHPHLtt DP 11 2ns16mw 17 176PJ同理得出 BDP 44PJCDP 10PJ 逻辑门的DP值愈小 表明它的特性愈好 所以逻辑门C的性能最好 5为什么说74HC系列CMOS与非门在5V电源工作时 输入端在以下四种接法下都属于逻辑0 输入端接低于15V的电源 输入端接同类与非门的输出低电压01V 对于74HC系列CMOS门电路来说输出和输入低电平的标准电压值为 OLV 1VILV 5V因此有 5V属于逻辑门0 5VViILV 属于逻辑门0 5V属于逻辑门0 由于CMOS管的栅极电流非常小通常小于1uA 在10kΩ电阻上产生的压降小于10mV即Vi 01VILV 5V故亦属于逻辑0 7所示电路中L1AB L2 BC L3 L4实现与功能即L4 L1L2L3 4LE所以输出逻辑表达式为L ABBCDE 9表示三态门作总线传输的示意图图中n个三态门的输出接到数据传输总线 ……Dn为数据输入端 CS1 CS2……CSn为片选信号输入端 试问 CS信号如何进行控制以便数据D1 D2 ……Dn通过该总线进行正常传输 CS信号能否有两个或两个以上同时有效如果出现两个或两个以上有效 可能发生什么情况 如果所有CS信号均无效总线……CSn为高电平有效 当CSi 1时第i个三态门被选中 其输入数据被送到数据传输总线上 根据数据传输的速度 分时地给CS1 CS2……CSn端以正脉冲信号 使其相应的三态门的输出数据能分时地到达总线上 CS信号不能有两个或两个以上同时有效否则两个不同的信号将在总线上发生冲突 即总线 如果所有CS信号均无效总线所示的CMOS电路说明它们的逻辑功能 所示的CMOS电路当EN 2PT2NT1PT1NTA当EN 和均截止无论A为高电平还是低电平 输出端均为高阻状态 其线所示该电路是低电平使能三态非门 其表示符号如图题解3 所示CMOS电路EN 或非门打开和构成反相器正常工作 截止或非门输出低电平 使截止 输出端处于高阻状态 该电路是低电平使能三态缓冲器 其表示符号如图题解3 所示的CMOS电路它们分别为高电平使能三态缓冲器和低电平使能三态非门 其表示符号分别如图题3 12cAL00101010高阻11高阻3 2为什么说TTL与非门的输入端在以下四种接法下都属于逻辑1 输入端接同类与非门的输出高电压36V 4电路当输入端悬空时 T1管的集电结处于正偏 Vcc作用于T1的集电结和T2 T3管的发射结 使T2 T3饱和 使T2管的集电极电位Vc2 VcEs2 VBE3 9V而T4管若要导通VB2 Vc2 VBE4 VD 4V故T4截止。又因T3饱和导通 故与非门输出为低电平 由上分析 与非门输入悬空时相当于输入逻辑1。 当与非门输入端接高于2V的电源时若T1管的发射结导通 则VBE1 5VT1管的基极电位VB 1V时将会使T1的集电结处于正偏 T2 T3处于饱和状态 使T4截止 与非门输出为低电平。故与非门输出端接高于2V的电源时 相当于输入逻辑。

相关文章

扫描秒速赛车二维码分享到微信

在线咨询
联系电话

400-888-8888